时钟电路和晶振电路(时钟电路)

时钟电路和晶振电路(时钟电路)

以下是关于时钟电路和晶振电路(时钟电路)的介绍

1、DC3。

2、5V电源给过二极管和L1(L1可以用0欧电阻代替)进入分频器后,分频器开始工作。

3、,和晶体一起产生振荡,在晶体的两脚均可以看到波形。

4、晶体的两脚之间的阻值在450-700之间。

5、在它的两脚各有1V左右的电压,由分频器提供。

6、晶体产生的频率总和是14。

7、318M。

8、总频OSC在分频器出来后送到PCI的B16脚和ISA的B30脚,这两脚叫OSC测试脚。

9、也有的还送到南桥,目的是使南桥的频率更加稳定。

10、在总频OSC的线上还有电容,总频线的对地阻值在450-700欧之间。

11、总频的时钟波形幅度一定要大于2V。


关于更多时钟电路和晶振电路(时钟电路)请留言或者咨询老师

  • 姓名:
  • 专业:
  • 层次:
  • 电话:
  • 微信:
  • 备注:
文章标题:时钟电路和晶振电路(时钟电路)
本文地址:https://mip.xncswj.com/show-734693.html
本文由合作方发布,不代表易道招生网立场,转载联系作者并注明出处:易道招生网

热门文档

推荐文档